導读(dú):很多(duō)朋友不(bù)理解(jiě)FPGA工程师(shī)培訓到(dào)底培訓什麼(me),本(běn)文(wén)就(jiù)是(shì)为(wèi)大家(jiā)介紹一(yī)下(xià)該職位一(yī)般是(shì)從事(shì)什麼(me)方(fāng)向(xiàng)的(de)工作,以(yǐ)及(jí)到(dào)底这(zhè)个(gè)職位有(yǒu)什麼(me)要(yào)求,把这(zhè)两(liǎng)个(gè)搞清(qīng)楚了(le),对(duì)你理解(jiě)FPGA工程师(shī)培訓的(de)內(nèi)容就(jiù)会(huì)有(yǒu)比較深的(de)幫助,同(tóng)时(shí)最(zuì)後(hòu)为(wèi)大家(jiā)介紹詳细(xì)培訓內(nèi)容。
1、fpga工程师(shī)一(yī)般從事(shì)什麼(me)方(fāng)向(xiàng)呢?
一(yī)般fpga培訓結束(shù)後(hòu),你将会(huì)進(jìn)入(rù)这(zhè)些行業工作,比如(rú)军工單位或(huò)者(zhě)科研院(yuàn)所(suǒ)这(zhè)是(shì)國(guó)家(jiā)級别的(de)單位,主(zhǔ)要(yào)看(kàn)你的(de)研發(fà)水(shuǐ)平了(le),另(lìng)外(wài)这(zhè)些是(shì)大衆領域的(de)企業,主(zhǔ)要(yào)有(yǒu)電(diàn)子科技公司,通(tòng)訊系(xì)統企業、集成(chéng)電(diàn)路(lù)研發(fà)或(huò)者(zhě)是(shì)IC工程或(huò)者(zhě)是(shì)微電(diàn)子企業,還(huán)有(yǒu)醫療科技,微生(shēng)物(wù)科技基本(běn)上(shàng)是(shì)和(hé)科技類(lèi)有(yǒu)關(guān)的(de)企業都是(shì)你的(de)選擇。所(suǒ)以(yǐ)FPGA就(jiù)業方(fāng)向(xiàng)是(shì)很廣泛的(de),基本(běn)上(shàng)就(jiù)是(shì)你的(de)專業水(shuǐ)平決定(dìng)你处在(zài)这(zhè)些企業的(de)什麼(me)位置了(le)。
2、fpga工程师(shī)職位任職要(yào)求有(yǒu)哪些?
分(fēn)析FPGA软(ruǎn)件(jiàn)需求,并在(zài)設計(jì)过(guò)程中(zhōng)根(gēn)據(jù)实際情(qíng)況及(jí)时(shí)調整需求規格说(shuō)明(míng)書(shū)的(de)适應(yìng)性(xìng),对(duì)需求規格書(shū)進(jìn)行完善,按照软(ruǎn)件(jiàn)工程的(de)要(yào)求,完成(chéng)FPGA软(ruǎn)件(jiàn)模块(kuài)的(de)技術(shù)实現(xiàn),滿足硬(yìng)件(jiàn)模块(kuài)規格说(shuō)明(míng)書(shū)需求。協同(tóng)解(jiě)決FPGA软(ruǎn)件(jiàn)設計(jì)中(zhōng)的(de)關(guān)鍵技術(shù)難題(tí),促進(jìn)解(jiě)決設計(jì)过(guò)程中(zhōng)和(hé)質(zhì)量(liàng)管(guǎn)理部(bù)提(tí)出(chū)的(de)設計(jì)問(wèn)題(tí),負責FPGA邏輯開(kāi)發(fà)和(hé)數字(zì)中(zhōng)頻信(xìn)号(hào)鍊(liàn)路(lù)(DDCDUC)開(kāi)發(fà)及(jí)調試
兼顧FPGA高(gāo)速接口(kǒu)的(de)開(kāi)發(fà)和(hé)調試及(jí)稳定(dìng)性(xìng)工作(以(yǐ)上(shàng)參考當前(qián)招聘單位的(de)需求,具體(tǐ)看(kàn)企業实際工作要(yào)求为(wèi)準)。
3、fpga工程师(shī)培訓的(de)具體(tǐ)內(nèi)容有(yǒu)哪些?(內(nèi)容參考國(guó)內(nèi)品牌(pái)FPGA培訓機(jī)構-明(míng)德揚科教課程大綱)具體(tǐ)培訓一(yī)般按照学員情(qíng)況定(dìng)制培訓。| 序号(hào) | 項目內(nèi)容 | 序号(hào) | 項目內(nèi)容 |
|---|---|---|---|
|
1 |
至(zhì)簡設計(jì)法-計(jì)數器訓練 |
35 |
千(qiān)兆(zhào)网(wǎng)接口(kǒu)-GMII接口(kǒu)設計(jì) |
| 2 |
至(zhì)簡設計(jì)法-四(sì)段(duàn)式狀态機(jī)訓練 |
36 |
千(qiān)兆(zhào)网(wǎng)接口(kǒu)-MAC层協議 |
| 3 |
至(zhì)簡設計(jì)法-FIFO使用(yòng)訓練 |
37 |
以(yǐ)太网(wǎng)IP核时(shí)鐘(zhōng)管(guǎn)理、初始化(huà)流程和(hé)應(yìng)用(yòng)方(fāng)法 |
| 4 |
FPGA開(kāi)發(fà)流程 |
38 |
以(yǐ)太网(wǎng)報文(wén)的(de)結構 |
| 5 |
测試文(wén)件(jiàn)循环(huán)激勵産生(shēng) |
39 |
ARP請求包(bāo)文(wén)、響應(yìng)包(bāo)文(wén)的(de)設計(jì)和(hé)解(jiě)析 |
| 6 |
自(zì)動(dòng)对(duì)比仿真(zhēn)的(de)实現(xiàn) |
40 |
UDP協議的(de)实現(xiàn) |
| 7 |
UART協議和(hé)实現(xiàn) |
41 |
ICMP協議的(de)实現(xiàn) |
| 8 |
VGA时(shí)序原理和(hé)接口(kǒu)設計(jì) |
42 |
檢验(yàn)碼原理以(yǐ)及(jí)CRC的(de)实現(xiàn) |
| 9 |
高(gāo)速SPI接口(kǒu)設計(jì) |
43 |
以(yǐ)太网(wǎng)調試工具-小兵测試儀應(yìng)用(yòng) |
| 10 |
SCCB/IIC接口(kǒu)設計(jì) |
44 |
以(yǐ)太网(wǎng)抓包(bāo)工具-wireshark應(yìng)用(yòng) |
| 11 |
邊(biān)沿檢测方(fāng)式 |
45 |
以(yǐ)太网(wǎng)包(bāo)文(wén)檢测器的(de)設計(jì) |
| 12 |
拼接移位運算方(fāng)法 |
46 |
以(yǐ)太网(wǎng)包(bāo)文(wén)丢包(bāo)機(jī)制 |
| 13 |
串并轉(zhuǎn)換和(hé)并串轉(zhuǎn)換的(de)設計(jì) |
47 |
以(yǐ)太网(wǎng)包(bāo)文(wén)高(gāo)效傳輸機(jī)制 |
| 14 |
調用(yòng)PLL来(lái)倍頻和(hé)分(fēn)頻 |
48 |
原碼、反(fǎn)碼和(hé)補碼的(de)轉(zhuǎn)換 |
| 15 |
RAM的(de)读(dú)写技巧 |
49 |
基于(yú)補碼的(de)加減法、乘法運算 |
| 16 |
RAM的(de)高(gāo)級數據(jù)拼接技巧 |
50 |
FPGA中(zhōng)实現(xiàn)小數運算 |
| 17 |
RAM文(wén)件(jiàn)初始化(huà) |
51 |
卷(juǎn)積的(de)实現(xiàn)方(fāng)法 |
| 18 |
SOBEL邊(biān)緣算法实現(xiàn) |
52 |
信(xìn)号(hào)發(fà)生(shēng)器的(de)設計(jì) |
| 19 |
图(tú)像濾波(bō)的(de)設計(jì)技巧 |
53 | |
| 20 |
攝像头(tóu)采集的(de)設計(jì)技巧 |
54 |
FPGA的(de)时(shí)鐘(zhōng)、端口(kǒu)和(hé)內(nèi)部(bù)約束(shù) |
| 21 |
動(dòng)态图(tú)像乒乓緩存的(de)实現(xiàn)方(fāng)法 |
55 |
明(míng)德揚时(shí)序約束(shù)方(fāng)法表(biǎo) |
| 22 |
图(tú)像縮放(fàng)、旋轉(zhuǎn)的(de)实現(xiàn)技巧 |
56 |
时(shí)序約束(shù)訓練—四(sì)大工程的(de)約束(shù)方(fāng)法 |
| 23 |
PC和(hé)FPGA的(de)數據(jù)傳輸和(hé)控制機(jī)制 |
57 |
时(shí)序約束(shù)的(de)錯誤解(jiě)決方(fāng)法 |
| 24 |
數據(jù)手(shǒu)册閱读(dú)方(fāng)法 |
58 |
跨时(shí)鐘(zhōng)域处理原理 |
| 25 |
SDRAM初始化(huà)实現(xiàn) |
59 |
傅立葉(yè)變(biàn)換原理和(hé)实際應(yìng)用(yòng) |
| 26 |
SDRAM的(de)仲裁機(jī)制設計(jì) |
60 |
DFT的(de)原理、應(yìng)用(yòng)和(hé)局(jú)限 |
| 27 |
SDRAM BURST傳輸实現(xiàn)读(dú)写方(fāng)法 |
61 |
FFT的(de)原理 |
| 28 |
四(sì)段(duàn)式狀态機(jī)实現(xiàn)SDRAM的(de)存儲控制 |
62 |
FFT蝶形運算結構的(de)实現(xiàn) |
| 29 |
DDR2 IP核的(de)使用(yòng) |
63 |
512點(diǎn)的(de)頻谱儀邏輯实現(xiàn) |
| 30 |
用(yòng)MODELSIM仿真(zhēn)DDR2 |
64 |
工作崗位1个(gè)月(yuè)輔導 |
| 31 |
DDR2的(de)上(shàng)板調試 |
65 |
500万(wàn)像素攝像头(tóu)配置和(hé)采集 |
| 32 |
DDR2的(de)應(yìng)用(yòng)案(àn)例—邊(biān)緣檢测 |
66 |
图(tú)像伽碼校(xiào)正(zhèng)、增益控制的(de)实現(xiàn) |
| 33 |
LVDS IP核的(de)應(yìng)用(yòng) |
67 |
图(tú)像千(qiān)兆(zhào)网(wǎng)傳輸GVSP協議的(de)实現(xiàn) |
| 34 |
千(qiān)兆(zhào)网(wǎng)接口(kǒu)PHY芯片(piàn)的(de)應(yìng)用(yòng) |
68 |
图(tú)像SDRAM存儲控制 |















