英特(tè)爾Stratix 10 SX FPGA的(de)密度(dù)超过(guò)100万(wàn)个(gè)邏輯單元(yuán)(MLE),为(wèi)将ARM处理器與(yǔ)高(gāo)性(xìng)能(néng),高(gāo)密度(dù)FPGA集成(chéng)在(zài)一(yī)起提(tí)供了(le)靈活性(xìng)和(hé)低延遲优勢,以(yǐ)應(yìng)对(duì)下(xià)一(yī)代(dài),高(gāo)性(xìng)能(néng)系(xì)統。
通(tòng)过(guò)集成(chéng)FPGA和(hé)ARM处理器,英特(tè)爾Stratix 10 SX FPGA非(fēi)常适合5G无線(xiàn)通(tòng)信(xìn),软(ruǎn)件(jiàn)定(dìng)義无線(xiàn)電(diàn),军事(shì)應(yìng)用(yòng)安(ān)全(quán)計(jì)算,网(wǎng)絡功能(néng)虛拟化(huà)(NFV)和(hé)數據(jù)中(zhōng)心(xīn)加速。
对(duì)于(yú)合并和(hé)交付支持(chí)完全(quán)虛拟化(huà)基礎架構所(suǒ)需的(de)网(wǎng)絡組件(jiàn)的(de)NFV應(yìng)用(yòng),英特(tè)爾Stratix 10 SX FPGA可(kě)以(yǐ)处理高(gāo)速數據(jù)通(tòng)路(lù),而(ér)集成(chéng)处理器可(kě)以(yǐ)实現(xiàn)管(guǎn)理控制平面(miàn)处理流表(biǎo)所(suǒ)需的(de)低延遲事(shì)务。
通(tòng)过(guò)硬(yìng)件(jiàn)加速,英特(tè)爾Stratix 10 SX FPGA提(tí)供异(yì)構計(jì)算环(huán)境来(lái)創建优化(huà)的(de)低延遲加速器。在(zài)安(ān)全(quán)計(jì)算應(yìng)用(yòng)中(zhōng),集成(chéng)处理器使得窺探软(ruǎn)件(jiàn)操作變(biàn)得困難得多(duō),從而(ér)保持(chí)數據(jù)安(ān)全(quán)。这(zhè)些設備還(huán)使通(tòng)用(yòng)公用(yòng)事(shì)業处理能(néng)够擴展(zhǎn)高(gāo)端系(xì)統的(de)便利性(xìng)和(hé)形狀因(yīn)子減少(shǎo)。
客戶可(kě)以(yǐ)使用(yòng)英特(tè)爾SoC FPGA嵌入(rù)式開(kāi)發(fà)套(tào)件(jiàn)(SoC EDS)(一(yī)種(zhǒng)用(yòng)于(yú)嵌入(rù)式软(ruǎn)件(jiàn)開(kāi)發(fà)的(de)綜合工具套(tào)件(jiàn)),通(tòng)过(guò)英特(tè)爾Stratix 10 SX实現(xiàn)其設計(jì)。它(tā)包(bāo)含開(kāi)發(fà)工具,实用(yòng)程序和(hé)設計(jì)实例,以(yǐ)啟動(dòng)固件(jiàn)和(hé)應(yìng)用(yòng)程序软(ruǎn)件(jiàn)開(kāi)發(fà)。
SoC EDS還(huán)使客戶能(néng)够利用(yòng)ARM *開(kāi)發(fà)工作室(shì)5 *(DS-5 *)英特(tè)爾SoC FPGA版本(běn)对(duì)其應(yìng)用(yòng)進(jìn)行編碼,構建,調試和(hé)优化(huà)















