FPGA至(zhì)簡設計(jì)原理與(yǔ)應(yìng)用(yòng)書(shū)籍
一(yī)、書(shū)籍目录(lù)
第(dì)一(yī)篇(piān) FPGA基礎知識
第(dì)一(yī)章(zhāng) FPGA簡介
第(dì)5节(jié) 數據(jù)存儲以(yǐ)及(jí)配置方(fāng)式
第(dì)三(sān)章(zhāng) 硬(yìng)件(jiàn)描述語(yǔ)言VERILOG
2.1 綜合
2.2 仿真(zhēn)
2.3 可(kě)綜合設計(jì)
3.1 模块(kuài)介紹
3.2 模块(kuài)名和(hé)端口(kǒu)定(dìng)義
3.3 參數定(dìng)義
3.4 接口(kǒu)定(dìng)義
3.5 信(xìn)号(hào)類(lèi)型
3.6 功能(néng)描述
3.7 模块(kuài)例化(huà)
4.1 信(xìn)号(hào)位宽(kuān)
4.2 線(xiàn)网(wǎng)類(lèi)型wire
4.3 寄存器類(lèi)型reg
4.4 wire和(hé)reg的(de)區(qū)别
第(dì)5节(jié) 功能(néng)描述-組合邏輯
5.2 數字(zì)進(jìn)制
--> 算術(shù)運算符信(xìn)号(hào)位宽(kuān)--> 算術(shù)運算符補碼由(yóu)来(lái)
5.4 邏輯運算符
5.5 按位邏輯運算符
5.6 關(guān)系(xì)運算符
5.7 移位運算符
5.8 条(tiáo)件(jiàn)運算符
--> 三(sān)目運算符
--> if 和(hé) case
第(dì)6节(jié) 功能(néng)描述-时(shí)序邏輯
6.2 D觸發(fà)器6.3 时(shí)鐘(zhōng)
6.4 时(shí)序邏輯代(dài)碼和(hé)硬(yìng)件(jiàn)
6.5 阻塞賦值和(hé)非(fēi)阻塞賦值
第(dì)二(èr)篇(piān) FPGA至(zhì)簡設計(jì)原理
第(dì)三(sān)篇(piān) FPGA至(zhì)簡設計(jì)項目实踐
第(dì)八(bā)章(zhāng) VGA顯示顔色(sè)








