課程設計(jì)理念
-
夯实基礎
課程設置分(fēn)两(liǎng)大部(bù)分(fēn):基礎部(bù)分(fēn)和(hé)大項目部(bù)分(fēn)。其中(zhōng)基礎部(bù)分(fēn)主(zhǔ)要(yào)讓学員掌握FPGA設計(jì)的(de)基本(běn)技能(néng),很多(duō)人(rén)说(shuō)为(wèi)啥大綱沒(méi)有(yǒu)涉及(jí)語(yǔ)法学習?实踐證明(míng)一(yī)味学習語(yǔ)法很浪費时(shí)間(jiān)。明(míng)德揚的(de)課程設置把語(yǔ)法学習參透在(zài)各(gè)階(jiē)段(duàn)的(de)知識點(diǎn)上(shàng),用(yòng)到(dào)才学,只(zhī)学有(yǒu)用(yòng)的(de)。計(jì)數器、狀态機(jī)、FIFO、时(shí)序等,这(zhè)些都是(shì)FPGA研發(fà)最(zuì)基礎要(yào)了(le)解(jiě)的(de)知識點(diǎn),所(suǒ)以(yǐ)明(míng)德揚在(zài)基礎階(jiē)段(duàn)学習設置了(le)很多(duō)練習来(lái)鞏固这(zhè)些方(fāng)面(miàn)的(de)知識
-
由(yóu)淺入(rù)深
我(wǒ)们(men)的(de)学生(shēng)大多(duō)數是(shì)零(líng)基礎,我(wǒ)们(men)采用(yòng)由(yóu)淺入(rù)深的(de)項目練習来(lái)鞏固基礎知識點(diǎn),培養学員思(sī)考能(néng)力。做研發(fà)最(zuì)重(zhòng)要(yào)的(de)還(huán)是(shì)思(sī)維,“授人(rén)以(yǐ)魚不(bù)如(rú)授人(rén)以(yǐ)漁”。学員通(tòng)过(guò)項目練習掌握至(zhì)簡設計(jì)法設計(jì)技巧同(tóng)时(shí)形成(chéng)如(rú)何思(sī)考、如(rú)何解(jiě)決問(wèn)題(tí)的(de)能(néng)力。学生(shēng)通(tòng)过(guò)練習形成(chéng)自(zì)己的(de)知識體(tǐ)系(xì),最(zuì)終(zhōng)掌握知識點(diǎn)的(de)應(yìng)用(yòng)方(fāng)法。
-
真(zhēn)实案(àn)例
課程的(de)目标(biāo)是(shì)学生(shēng)靈活運用(yòng)所(suǒ)学知識進(jìn)行企業項目開(kāi)發(fà),我(wǒ)们(men)会(huì)針(zhēn)对(duì)知識點(diǎn)的(de)不(bù)同(tóng)特(tè)性(xìng)設計(jì)贴近(jìn)企業項目的(de)案(àn)例,案(àn)例的(de)選材是(shì)從真(zhēn)实的(de)企業項目中(zhōng)提(tí)取(qǔ),需要(yào)根(gēn)據(jù)知識點(diǎn)的(de)特(tè)性(xìng)来(lái)設計(jì)案(àn)例的(de)內(nèi)容,從而(ér)实現(xiàn)学完知識點(diǎn)後(hòu)独立完成(chéng)案(àn)例的(de)目标(biāo)。當学生(shēng)独立完成(chéng)案(àn)例的(de)開(kāi)發(fà)基本(běn)就(jiù)具備了(le)企業項目開(kāi)發(fà)的(de)基礎,最(zuì)後(hòu)学生(shēng)通(tòng)过(guò)階(jiē)段(duàn)綜合案(àn)例、項目实戰达(dá)到(dào)融会(huì)貫通(tòng)。
課程主(zhǔ)要(yào)以(yǐ)至(zhì)簡設計(jì)法为(wèi)主(zhǔ)線(xiàn),除了(le)教会(huì)学員FPGA基礎技能(néng),還(huán)教会(huì)很多(duō)FPGA設計(jì)技巧。以(yǐ)企業普遍(biàn)項目技能(néng)学習,只(zhī)教实用(yòng)和(hé)干(gàn)貨的(de)技能(néng)
学技術(shù)就(jiù)是(shì)以(yǐ)應(yìng)用(yòng)为(wèi)主(zhǔ),本(běn)課程以(yǐ)20%+80%实踐訓練为(wèi)主(zhǔ),培養学員的(de)独立思(sī)考能(néng)力,在(zài)項目实踐中(zhōng)学習和(hé)掌握
全(quán)日(rì)制脫産,老(lǎo)师(shī)面(miàn)授,(实際培訓时(shí)間(jiān)可(kě)能(néng)因(yīn)法定(dìng)节(jié)假日(rì)等因(yīn)素發(fà)生(shēng)變(biàn)化(huà))
一(yī)、0基礎0經(jīng)验(yàn)的(de)小白 二(èr)、要(yào)轉(zhuǎn)行的(de)社会(huì)工作者(zhě) 三(sān)、需要(yào)作提(tí)高(gāo)的(de)工作者(zhě)
掌握至(zhì)簡設計(jì)法技巧、掌握FPGA相關(guān)應(yìng)用(yòng)技能(néng)、形成(chéng)独立開(kāi)發(fà)能(néng)力,能(néng)达(dá)到(dào)FPGA應(yìng)用(yòng)研發(fà)工程师(shī)水(shuǐ)平
消費類(lèi)電(diàn)子、工業控制、军工企事(shì)業、電(diàn)信(xìn)/网(wǎng)絡/通(tòng)訊、航空航天(tiān)、汽車電(diàn)子、醫療設備、儀器儀表(biǎo)等行業。
據(jù)明(míng)德揚畢業学員統計(jì),應(yìng)屆学員平均达(dá)到(dào)8000元(yuán)/月(yuè)(稅後(hòu))。工作2到(dào)3年(nián) 薪資达(dá)15K-20K/月(yuè)
完成(chéng)大綱全(quán)部(bù)知識,一(yī)般3个(gè)月(yuè)
開(kāi)班詳情(qíng)可(kě)詢咨詢老(lǎo)师(shī) 點(diǎn)擊咨詢
自(zì)带(dài)電(diàn)腦
就(jiù)業班学費價格詳情(qíng)(每期(qī)開(kāi)班座位有(yǒu)限,預報名可(kě)优先(xiān)享有(yǒu)占座特(tè)權哦!)
| 序号(hào) | 項目內(nèi)容 | 序号(hào) | 項目內(nèi)容 |
|---|---|---|---|
|
1 |
至(zhì)簡設計(jì)法-計(jì)數器訓練 |
35 |
千(qiān)兆(zhào)网(wǎng)接口(kǒu)-GMII接口(kǒu)設計(jì) |
| 2 |
至(zhì)簡設計(jì)法-四(sì)段(duàn)式狀态機(jī)訓練 |
36 |
千(qiān)兆(zhào)网(wǎng)接口(kǒu)-MAC层協議 |
| 3 |
至(zhì)簡設計(jì)法-FIFO使用(yòng)訓練 |
37 |
以(yǐ)太网(wǎng)IP核时(shí)鐘(zhōng)管(guǎn)理、初始化(huà)流程和(hé)應(yìng)用(yòng)方(fāng)法 |
| 4 |
FPGA開(kāi)發(fà)流程 |
38 |
以(yǐ)太网(wǎng)報文(wén)的(de)結構 |
| 5 |
测試文(wén)件(jiàn)循环(huán)激勵産生(shēng) |
39 |
ARP請求包(bāo)文(wén)、響應(yìng)包(bāo)文(wén)的(de)設計(jì)和(hé)解(jiě)析 |
| 6 |
自(zì)動(dòng)对(duì)比仿真(zhēn)的(de)实現(xiàn) |
40 |
UDP協議的(de)实現(xiàn) |
| 7 |
UART協議和(hé)实現(xiàn) |
41 |
ICMP協議的(de)实現(xiàn) |
| 8 |
VGA时(shí)序原理和(hé)接口(kǒu)設計(jì) |
42 |
檢验(yàn)碼原理以(yǐ)及(jí)CRC的(de)实現(xiàn) |
| 9 |
高(gāo)速SPI接口(kǒu)設計(jì) |
43 |
以(yǐ)太网(wǎng)調試工具-小兵测試儀應(yìng)用(yòng) |
| 10 |
SCCB/IIC接口(kǒu)設計(jì) |
44 |
以(yǐ)太网(wǎng)抓包(bāo)工具-wireshark應(yìng)用(yòng) |
| 11 |
邊(biān)沿檢测方(fāng)式 |
45 |
以(yǐ)太网(wǎng)包(bāo)文(wén)檢测器的(de)設計(jì) |
| 12 |
拼接移位運算方(fāng)法 |
46 |
以(yǐ)太网(wǎng)包(bāo)文(wén)丢包(bāo)機(jī)制 |
| 13 |
串并轉(zhuǎn)換和(hé)并串轉(zhuǎn)換的(de)設計(jì) |
47 |
以(yǐ)太网(wǎng)包(bāo)文(wén)高(gāo)效傳輸機(jī)制 |
| 14 |
調用(yòng)PLL来(lái)倍頻和(hé)分(fēn)頻 |
48 |
原碼、反(fǎn)碼和(hé)補碼的(de)轉(zhuǎn)換 |
| 15 |
RAM的(de)读(dú)写技巧 |
49 |
基于(yú)補碼的(de)加減法、乘法運算 |
| 16 |
RAM的(de)高(gāo)級數據(jù)拼接技巧 |
50 |
FPGA中(zhōng)实現(xiàn)小數運算 |
| 17 |
RAM文(wén)件(jiàn)初始化(huà) |
51 |
卷(juǎn)積的(de)实現(xiàn)方(fāng)法 |
| 18 |
SOBEL邊(biān)緣算法实現(xiàn) |
52 |
信(xìn)号(hào)發(fà)生(shēng)器的(de)設計(jì) |
| 19 |
图(tú)像濾波(bō)的(de)設計(jì)技巧 |
53 | |
| 20 |
攝像头(tóu)采集的(de)設計(jì)技巧 |
54 |
FPGA的(de)时(shí)鐘(zhōng)、端口(kǒu)和(hé)內(nèi)部(bù)約束(shù) |
| 21 |
動(dòng)态图(tú)像乒乓緩存的(de)实現(xiàn)方(fāng)法 |
55 |
明(míng)德揚时(shí)序約束(shù)方(fāng)法表(biǎo) |
| 22 |
图(tú)像縮放(fàng)、旋轉(zhuǎn)的(de)实現(xiàn)技巧 |
56 |
时(shí)序約束(shù)訓練—四(sì)大工程的(de)約束(shù)方(fāng)法 |
| 23 |
PC和(hé)FPGA的(de)數據(jù)傳輸和(hé)控制機(jī)制 |
57 |
时(shí)序約束(shù)的(de)錯誤解(jiě)決方(fāng)法 |
| 24 |
數據(jù)手(shǒu)册閱读(dú)方(fāng)法 |
58 |
跨时(shí)鐘(zhōng)域处理原理 |
| 25 |
SDRAM初始化(huà)实現(xiàn) |
59 |
傅立葉(yè)變(biàn)換原理和(hé)实際應(yìng)用(yòng) |
| 26 |
SDRAM的(de)仲裁機(jī)制設計(jì) |
60 |
DFT的(de)原理、應(yìng)用(yòng)和(hé)局(jú)限 |
| 27 |
SDRAM BURST傳輸实現(xiàn)读(dú)写方(fāng)法 |
61 |
FFT的(de)原理 |
| 28 |
四(sì)段(duàn)式狀态機(jī)实現(xiàn)SDRAM的(de)存儲控制 |
62 |
FFT蝶形運算結構的(de)实現(xiàn) |
| 29 |
DDR2 IP核的(de)使用(yòng) |
63 |
512點(diǎn)的(de)頻谱儀邏輯实現(xiàn) |
| 30 |
用(yòng)MODELSIM仿真(zhēn)DDR2 |
64 |
工作崗位1个(gè)月(yuè)輔導 |
| 31 |
DDR2的(de)上(shàng)板調試 |
65 |
500万(wàn)像素攝像头(tóu)配置和(hé)采集 |
| 32 |
DDR2的(de)應(yìng)用(yòng)案(àn)例—邊(biān)緣檢测 |
66 |
图(tú)像伽碼校(xiào)正(zhèng)、增益控制的(de)实現(xiàn) |
| 33 |
LVDS IP核的(de)應(yìng)用(yòng) |
67 |
图(tú)像千(qiān)兆(zhào)网(wǎng)傳輸GVSP協議的(de)实現(xiàn) |
| 34 |
千(qiān)兆(zhào)网(wǎng)接口(kǒu)PHY芯片(piàn)的(de)應(yìng)用(yòng) |
68 |
图(tú)像SDRAM存儲控制 |








